所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输出时可以是激活的或者非激活的。

题目

所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输出时可以是激活的或者非激活的。

参考答案和解析
正确答案:错误
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。

A.GPDR

B.GPSR

C.GFER

D.GAFR


正确答案:D

第2题:

下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。

A.GPIO作为输入接口时具有缓冲功能

B.GPIO作为输出接口时具有锁存功能

C.GPIO的引脚一般是多功能复用的

D.GPIO一般只具有0态和1态,不具有高阻状态


正确答案:D

第3题:

GPIO模块中要让引脚方向为输出应该向FIODIR寄存器写入什么:()

A、1

B、0

C、0xFF

D、0x55


正确答案:A

第4题:

纤溶酶原(PLG)可通过三条途径被激活为纤溶酶(PL),它们是

A.内激活途径、外激活途径和共同途径
B.内激活途径、外激活途径和外源激活途径
C.原发性激活途径、继发性激活途径和共同途径
D.内源性激活途径、外源性激活途径和继发性激活途径
E.内源性激活途径、外源性激活途径和原发性激活途径

答案:B
解析:
本题考查纤溶酶原被激活的三条途径。

第5题:

下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。

A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口

B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断

C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉

D.GPIO端口属于芯片内部的高带宽组件


正确答案:D

第6题:

嵌入式系统的GPIO接口引脚数量较多,PXA270有()个GPIO管脚。

A、71

B、117

C、84

D、120


正确答案:D

第7题:

下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。

A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口

B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的

C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器

D.GPIO端口属于芯片内部的低带宽组件


正确答案:A

第8题:

当引脚配置为下列哪一种功能时无法使用FIOPIN读取引脚的状态:()。

A.A/D功能

B.定时器功能

C.串口通信功能

D.GPIO功能


正确答案:A

第9题:

按总线共享原则,为避免信号逻辑的混乱和器件的损坏,()一个以上的输出引脚共享一条信号线。

A.禁止

B.允许

C.当引脚较少时允许

D.当输出引脚有三态功能时允许


参考答案:D

第10题:

所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为输入时可以是激活的或者非激活的。


正确答案:正确

更多相关问题