UART

题目

UART

如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

串口模块中哪些串口具备IrDA通信功能:()。

A.UART0

B.UART1

C.UART2

D.UART3


正确答案:ACD

第2题:

下面关于UART的叙述中,正确的是:()。

A.UART不能实现全双工通信

B.UART即为通用异步收发器

C.UART通信波特率固定为115200bps,不能调节

D.UART发送字符的长度固定为8位


正确答案:B

第3题:

MCS-51单片机的UART串行口只能以中断方式使用。()

此题为判断题(对,错)。


正确答案:

第4题:

UART中的控制器用来接收()的控制信号,执行()所要求的操作。


正确答案:微处理器;微处理器

第5题:

下面关于S3C2410的UART的叙述中,错误的是()。

  • A、通过对UART线路控制寄存器的设置,可决定该UART通信时是否采用奇偶校验
  • B、UART的特殊功能寄存器中,除UART线路控制寄存器外,还有UART控制寄存器等
  • C、通过UART发送/接收状态寄存器可了解UART的发送移位寄存器和发送缓冲器等的状态
  • D、UART的波特率发生器只能对PCLK时钟进行分频获得通信所需的波特率

正确答案:D

第6题:

下面是关于UART的叙述,其中错误的是:()。

A.ARM芯片中的UART收发信息时,可以采用FIFO模式,也可以采用普通模式

B.UART传送信息的格式以起始位开始,以停止位结束

C.UART传送信息时,一次传送的数据位的长度只能是8位

D.基于UART可组成RS-232接口


正确答案:C

第7题:

简述UART的字符传输格式。


正确答案:包括线路空闲状态(高电平)、起始位(低电平)、5~8位数据位、校验位(可选)和停止位(位数可以是1、1.5或2位)。这种格式通过起始位和停止位来实现字符的同步。UART内部一般具有配置寄存器,通过该寄存器可以配置数据位数(5~8位)、是否有校验位和校验的类型以及停止位的位数(1位、1.5位或2位)等。

第8题:

串口模块中哪一个串口具备RS485通信功能:()。

A.UART0

B.UART1

C.UART2

D.UART3


正确答案:B

第9题:

简述S3C2410A的UART的操作模式与功能。


正确答案:(1)数据发送(Data Transmission)发送的数据帧是可编程的。它包括1个起始位、5~8个数据位、1个可选的奇偶校验位和1~2个停止位,具体设置由行控制寄存器(ULCONn)确定。
(2)数据接收(Data Reception)与数据发送类似,接收的数据帧也是可编程的。它包括1个起始位,5~8个数据位、1个可选的奇偶校验位和1~2个停止位,具体设置由行控制寄存器(ULCONn)确定。
(3)自动流控制(Auro Flow Control,AFC)S3C2410A的UART0和UART1使用nRTS和nCTS信号支持自动流控制。
(4)RS-232接口(RS-232C interface)如果用户希望将UART连接到Modem接口,则需要使用nRTS、nCTS、nDSR、nDTR、DCD和nRI信号。RS-232C接口。
(5)中断DMA请求产生(Interrupt/DMA Request Generation)S3C2410A的每个UART有5个状态(Tx/Rx/Error)信号:溢出错误、帧错误、接收缓冲数据准备好、发送缓冲空和发送移位器空。这些状态通过相关的状态寄存器(UTRSTATn/UERSTATn)指示。
(6)波特率的产生(Baud-Rate Generation)每个UART的波特率发生器为发送器和接收器提供连续的时钟。波特率发生器的时钟源可以选择使用S3C2410A的内部系统时钟或UEXTCLK。换句话说,通过设置UCONn的时钟选择位可以选择不同的分频值。
(7)回送模式(Loopback Mode)S3C2410ADART提供一种测试模式,即回送模式,用于发现通信连接中的孤立错误。
(8)红外模式(Infra-Red(IR)Mode)S3C2410A的UART模块支持红外发送和接收,该模式可以通过设置UART行控制寄存器(ULCONn)中的红外模式位来选择。

第10题:

计算机中的UART是什么?UART中的FIFO的作用是什么?


正确答案: 在最早的PC机中,串行接口是由一块独立的IC芯片实现的,如Intel8250,实现串行通信的功能部件被称为UART(Universal Asynchronous Receiver Transmitter),在后来的PC中,将UART和其他的标准接口电路集成在一起,被称为SuperI/O芯片。在现代的芯片组结构中,SuperI/O芯片被集成到了南桥芯片(或ICH)中。
FIFO(FirstIn First Out)是UART中的数据存储空间,不同的芯片可能容量不同,多数为64字节。FIFO的作用是实现接收和发送的数据缓冲存储,FIFO机构的引入使得软件每次发送到URAT的数据和URAT的接收的数据不是一个字节,可以多达几十个字节,这样做的目的是提高软件的效率,使得即使在高通信速率的情况下,产生中断的频率也可以保持在比较低的水平。

更多相关问题