以下关于cache的阐述中,()是不对的。
第1题:
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第2题:
计算机中有cache存储器、主存、外存等多种存储器,用以保证其性能/价格比的优化。下列关于存储器的叙述中,错误的是
A.主存容量通常比外存小,但存取速度较快
B.主存的存取周期越长,存取速度就越快
C.cache存储器大多已集成在CPU芯片中
D.cache存储器直接供CPU存取数据,减少了CPU的等待时间
第3题:
● 关于Cache存储器,下面的叙述中正确的是 (15) 。
(15)
A. Cache存储器是内存中的一个特定区域
B. Cache存储器的存取速度介于内存和磁盘之间
C. Cache存储器中存放的内容是内存的备份
D. Cache存储器存放正在处理的部分指令和数据
第4题:
高速缓冲存储器(Cache)是介于CPU和内存之间的缓冲器,一般由PROM组成。()
第5题:
有关高速缓冲存储器(Cache)的说法,正确的是()。
第6题:
以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。
A.Cache扩充了主存储器的容量
B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响
C.Cache的有效性是利用了对主存储器访问的局部性特征
D.Cache中通常保存着主存储器中部分内容的一份副本
第7题:
下面关于Cache的叙述,错误的是()
第8题:
对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是
A.L1 Cache与CPU制作在同一个芯片上
B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率
C.CPU访问Cache时,若“命中”,则不需插入等待状态
D.Cache是CPU和DRAM主存之间的高速缓冲存储器
第9题:
Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。
第10题:
Cache是一种快速的静态RAM,它介于CPU与内存之间。