下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。
第1题:
A.FIODIR
B.FIOCLR
C.FIOSET
D.FIOMASK
第2题:
PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。
A.GPDR
B.GPSR
C.GFER
D.GAFR
第3题:
A、1
B、0
C、0xFF
D、0x55
第4题:
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。
A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口
B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的
C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器
D.GPIO端口属于芯片内部的低带宽组件
第5题:
嵌入式系统的GPIO接口引脚数量较多,PXA270有()个GPIO管脚。
A、71
B、117
C、84
D、120
第6题:
A.1
B.0
C.0xFF
D.0x55
第7题:
嵌入式系统的GPIO接口与处理器之间的连接一般使用系统总线。()
第8题:
A.A/D功能
B.定时器功能
C.串口通信功能
D.GPIO功能
第9题:
下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。
A.GPIO作为输入接口时具有缓冲功能
B.GPIO作为输出接口时具有锁存功能
C.GPIO的引脚一般是多功能复用的
D.GPIO一般只具有0态和1态,不具有高阻状态
第10题:
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。
A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口
B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断
C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉
D.GPIO端口属于芯片内部的高带宽组件