8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?

题目
问答题
8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?
参考答案和解析
正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。
解析: 暂无解析
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

假设8086CPU的主频为5MHz,内存芯片的存取时间为250ns,下面说法中正确的是

A.读/写内存时不需要加入等待周期Tw

B.读/写内存时至少需加入1个等待周期Tw

C.读/写内存时至少需加入2个等待周期Tw

D.读/写内存时至少需加入3个等待周期Tw


正确答案:A

第2题:

在8086/8088的延长总线周期中,在()之后插入Tw。

A.T1
B.T2
C.T3
D.T4

答案:C
解析:

第3题:

8086/8088执行一个总线周期是在()之后插入TW。

A.T1

B.T2

C.T3

D.T4


参考答案:C

第4题:

什么是总线周期?8086CPU的读/写总线周期各包含多少个时钟周期?什么情况下需要插入等待周期TW,什么情况下会出现空闲状态TI


正确答案: 8086CPU经外部总线对存储器或I/O端口进行一次信息的输入或输出过程所需要的时间,称为总线周期。8086CPU的读/写总线周期通常包括T1、T2、T3、T4状态4个时钟周期。
在高速的CPU与慢速的存储器或I/O接口交换信息时,为了防止丢失数据,会由存储器或外设通过READY信号线,在总线周期的T3和T4之间插入1个或多个必要的等待状态TW,用来进行必要的时间补偿。
在BIU不执行任何操作的两个总线周期之间会出现空闲状态TI

第5题:

8086CPU中,如有必要时,可以在哪两个时钟周期之间插入1个或多个TW等待周期?


正确答案:可在T3和T4两个时钟周期之间插入1个或多个TW等待周期。

第6题:

关于总线周期的叙述正确的是()

A、CPU完成一次读/写操作所需的时间为一个总线周期

B、不同类型的CPU总线周期所含的T周期数可能不同

C、总线周期可能要插入Tw周期

D、总线周期就是指令周期


参考答案:ABC

第7题:

8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。

第8题:

CPU在总线周期中插入TW等待周期的个数取决于()

A、“READY”信号

B、随机

C、主频

D、时钟周期


参考答案:A

第9题:

基本的8086总线周期由()个T状态组成,TW称为()状态,在()之间和()之间插入。


正确答案:4;等待;T3;T4

第10题:

在总线周期的T1、T2、T3、T4状态,CPU分别执行什么动作?什么情况下需要插入等待状态TW?TW在哪儿插入?怎样插入?


正确答案: C.PU在T1、T2、T3、T4这四个状态完成一个总线周期。
在T1状态,把地址信息从地址线A19~A16,A15~A8和AD7~AD0上输出,且立即发出地址锁存信号ALE,把在A19~A16上出现的高4位地址和在AD15~AD0(8088则是AD7~AD0)上出现的地址,在外部地址锁存器上锁存。
在T2状态,CPU发送读写等控制命令。
在T3、T4状态,CPU发送或接收数据,并在T4状态结束此总线周期。
当外部存储器或I/O端口的时序不能与CPU的时序相配合时,就需要插入TW周期。因此,在CPU中设计了一条准备就绪READY输入线,即存储器或I/O端口输给CPU的状态线。CPU在T3采样READY线,若为高电平,则在T3状态后进入T4状态。若存储器或I/O端口来不及在T4状态的前沿把数据准备好,则当CPU在T3状态采样时应使READY线为低电平,并在T3状态后插入一个等待状态TW