有容量为256×4,64K×1,1M×8,128K×16为的ROM,试分别回答: (1)这些ROM有多少个基本存储单元?

题目
问答题
有容量为256×4,64K×1,1M×8,128K×16为的ROM,试分别回答: (1)这些ROM有多少个基本存储单元? (2)这些ROM每次访问几个基本存储单元? (3)这些ROM个有多少个地址线?
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

MCS-51片外扩展存储器时,ROM的最大容量为()。

A.128

B.256

C.4K

D.64K


参考答案:B

第2题:

●设有二维数组a[1..m,1..n](2<m<n),其第一个元素为a[1,1],最后一个元素为a[m,n],若数组元素以行为主序存放,每个元素占用k个存储单元(k>1),则元素a[2,2]的存储位置相对于数组空间首地址的偏移量为(35)。

A.(n+1)*k

B.n*k+l

C.(m+1)*k

D.m*k+l


正确答案:A

第3题:

●某嵌入式系统主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是(47).

(47) A.1、15

B.2、15

C.1、30

D.2、30


正确答案:D

第4题:

若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为(  )位。

A. 64000位
B. 13K×8位
C. 8K×8位
D. 8K位

答案:C
解析:

第5题:

用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为(1)根,数据线为(2)根;ROM需要(3)片,RAM需要(4)片。

CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为(5)ns。

A.18

B.9

C.16

D.8


正确答案:A

第6题:

用_________片1k4 的ROM可以扩展实现8k4 ROM的功能。

A.4;

B.8;

C.16;

D.32


参考答案:B

第7题:

μPD424256的容量为256K×4bit,即芯片内部有256K个存储单元,每个存储单元可存储4位信息。下面关于μPD424256的叙述中,正确的是( )。

A.芯片内部有256K个存储单元,因此芯片有18个地址引脚

B.芯片的RAS和CAS选通信号主要用于DRAM的刷新

C.芯片的数据线有4根,但为减少芯片的引脚数,它们与18个地址信号中的低4位地址线是分时复用的

D.DRAM芯片中的存储单元除像μPD424256那样存储4位信息外,有的DRAM芯片中的存储单元存储1位信息,有些存储8位信息


正确答案:D

第8题:

存储容量为512K×8位的ROM存储器,其地址线为()条。

A、18

B、19

C、20


参考答案:A

第9题:

现有容量为256BX4的RAM,回答案:(1)该RAM应有多少条地址线?(2)该RAM含有多少个字?其字长是多少位?( )

A.8,256,4
B.8,256,8
C.4,256,8
D.8,128

答案:A
解析:

第10题:

现有容量为256BX4的RAM,回答以下问题:(1)该RAM有多少个存储单元?(2)访问该RAM时,每次会选中几个存储单元?( )

A.1024,4
B.1000,4
C.1024,2
D.1024,8

答案:A
解析:

更多相关问题