第1题:
A.反馈归零法
B.预置数法
C.进位输出置最小数法
D.进位输出置最大数法
第2题:
第3题:
此题为判断题(对,错)。
第4题:
第5题:
第6题:
第7题:
图题6-26所示为具有异步清除功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。
第8题:
A、同步清0,异步置数
B、异步清0,同步置数
C、同步清0,同步置数
第9题:
第10题:
以下是74LS161同步四位二进制计数器功能的是()A、同步预置数B、异步清零C、同步清零D、双时钟E、脉冲输出
试用 74LS160采用反馈清零法组成七进制计数器。
将两片40193级联后用进位输出置数法构成M进制计数器,预置数端的数据N应是256-N。
用集成计数器设计n进制计数器时,不宜采用()方法。A、置最小数B、反馈复位C、反馈预置D、时钟禁止
用集成计数器设计n进制计数器时,一般采用()。A、置最小数法B、反馈复位法C、反馈预置D、时钟禁止
集成计数器74LS161是()计数器。A、二进制同步可预置B、二进制异步可预置C、二进制同步可清零D、二进制异步可清零
利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是( )。A. 九进制加法计数器,七进制加法计数器B. 六进制加法计数器,十进制加法计数器C. 九进制加法计数器,六进制加法计数器D. 八进制加法计数器,七进制加法计数器
图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是( )。A. 十进制加计数器B. 四进制加计数器C. 八进制加计数器D. 十六进制加计数器
单选题用集成计数器设计n进制计数器时,不宜采用()方法。A 置最小数B 反馈复位C 反馈预置D 时钟禁止