画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2
.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若有,
则写出每片2716的重叠地址范围。(仕兰微面试题目)
第1题:
如下图所示,若低位地址(/AO~A11)接在内存芯片地址引脚上,高位地址(A12~ A19)进行片选译码(其中,A14和A16没有参加译码),且片选信号低电平有效,则对下图所示的译码器,不属于此译码空间的地址为(36)。
A.AB000H~ABFFFH
B.BB000H~BBFFFH
C.EF000H~EFFFFH
D.FE000H~FEFFFH
第2题:
第3题:
A8031的PO口一方面与6264的8条I/0数据线相连,同时经锁存器74LS373与6264的低8位地址线相连
BP2.0~P2.4与6264的高5位读允许端相连
C6264的写使能端与单片机的地址线相连
D输出使能端与单片机的写允许端相连
第4题:
在给接口编址的过程中,如果有4根地址线没有参加译码,则会产生()个重叠地址。
第5题:
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。
第6题:
在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。
A.全部10位地址线
B.其中的高8位地址线
C.其中的高6位地址线
D.其中的高4位地址线
第7题:
地址译码器的作用是根据输入的地址代码确定对应的一组存储单元的位置
第8题:
下面关于译码的叙述中,错误的是
A.地址的低位一般用于产生片选信号
B.采用全译码方式时,芯片的地址是唯一的,不会出现地址重叠
C.用线选产生片选信号,会造成芯片地址重叠
D.采用部分译码方式时,会造成芯片间地址可能不连续
第9题:
INTEL2114片子,构成一个3KRAM系统。若以1KRAM作为一组,则此3组RAM的基本地址是什么?地址重叠区范围为多少?
第10题:
用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。