8086正常的存储器读/写总线周期由多少个T状态组成?

题目

8086正常的存储器读/写总线周期由多少个T状态组成?

如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

在执行指令MOV [BX], AX时,CPU进入

A.I/O写总线周期

B.存储器写总线周期

C.I/O读总线周期

D.存储器读总线周期


正确答案:B

第2题:

基本总线周期划分为了T1、T2、T3、T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定;读命令在T2开始时产生,T4开始时结束,则访问存储器地址信号的发生应在( )状态。

A.T4状态

B.T3状态

C.T2状态

D.T1状态


正确答案:D

第3题:

8086存储器读/写周期分为()个T周期。

A.2个

B.4个

C.8个

D.16个


正确答案:B

第4题:

8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。

第5题:

基本总线周期划分为Tl、T2、T3、T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定:读命令在T2开始时产生,T4开始时结束,则访问存储器地址信号的发生应在( )状态。

A.T4状态

B.T3状态

C.T2状态

D.T1状态


正确答案:D

第6题:

在8086/8088中,一个最基本的总线周期由四个时钟周期(T状态)组成,在T3状态,CPU在总线发出______信息。

A.时钟

B.状态

C.地址

D.数据


正确答案:D
解析:T1状态时微处理器向数据/地址复用的总线上输出地址信息,ALE将地址信息锁存;T2状态时地址信息消失,准备传输数据;T3状态时传送数据,在此可插入等待周期Tw;T4状态微处理器从总线上读入数据到内部寄存器或将总线上的数据写入存储器或I/O端口,总线周期结束。

第7题:

基本总线周期划分为T1、T2、T3和T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定:读命令在丁2开始时产生,T4开始时结束,则访问存储器地址信号的发出应在( )。

A.T4状态

B.T3状态

C.T2状态

D.T1状态


正确答案:D
解析:访问存储器地址信号的发出应在T1状态。

第8题:

以下不属于8086的总线周期的是()。

A.存储器读周期

B.存储器写周期

C.时钟周期

D.中断响应周期


正确答案:C

第9题:

8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中()

  • A、M/IO=H
  • B、M/IO=L
  • C、ALE=H
  • D、WR=L
  • E、DEN=H

正确答案:A,C

第10题:

“8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
(2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
(3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

更多相关问题