从事逻辑电路级设计和晶体管级电路设计需要掌握哪些工具?

题目
问答题
从事逻辑电路级设计和晶体管级电路设计需要掌握哪些工具?
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

一个逻辑电路设计的最基本要求是()。

A、电路的输出必须稳定

B、电路的输入必须稳定

C、电路的状态必须稳定

D、逻辑电路功能的正确性


参考答案:D

第2题:

逻辑又称()代数,它是分析和设计逻辑电路的数学工具。


参考答案:布尔

第3题:

组合电路设计的结果一般是要得到()

A、逻辑电路图

B、电路的逻辑功能

C、电路的真值表

D、逻辑函数式


参考答案:A

第4题:

取得SAD级压力容器设计许可的设计单位和审批人员,必须同时具备A级、C级或D级压力容器设计许可和设计审批资格,才能从事相应级别的压力容器分析设计工作。


正确答案:正确

第5题:

取得SAD级压力容器设计许可的设计单位和审批人员,必须同时具备A级、C级或D级压力容器设计许可和设计审批资格,才能从事相应级别的压力容器分析设计工作。

A

B



第6题:

电路说明属于逻辑电路设计文档标准的内容。()

此题为判断题(对,错)。


参考答案:对

第7题:

在利用FPGA/CPLD进行逻辑电路设计时,综合后的结果是( )。

A.Verilog或VHDL等源文件
B.电路级的网表文件
C.仿真结果
D.可烧写的编程文件

答案:B
解析:
本题考查FPGA/CPLD的基础知识。FPGA/CPLD在进行逻辑电路设计时,一般使用HDL语言进行输入设计,综合就是把HDL语言转换为综合网表的过程。综合网表中除了包含从HDL语言中推断出的与门、非门等组合逻辑和寄存器等时序逻辑之外,还包含FPGA特有的各种原语,诸如LUT、BRAM等硬件模块,以及这些模块的属性和约束信息。Xilinx的ISE中包含综合工具,综合完成后,可以用文本工具查看综合输出文件,综合输出一个重要结果是网表文件,用于描述布局布线。在进行最终比特流生成过程中,需要使用对应的比特流生成工具。?在FPGA中包含各种仿真,比如前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL电路级仿真、综合后仿真、门级仿真、布局布线后仿真等等。

第8题:

下列哪些属于逻辑电路设计文档标准的内容()。

A、电路图

B、时序图

C、电路说明

D、结构化逻辑描述


参考答案:ABCD

第9题:

大型数字逻辑电路设计采用的IP核有软IP、()和硬IP。


正确答案:固IP

第10题:

电路设计的原则有哪些?


正确答案: (1)电气控制电路应最大限度地满足机械设备加工工艺的要求。
(2)控制电路应能最安全、可靠地工作。①正确连接电器的触点;②正确连接电器的线圈;③控制线路中应避免出现寄生电路;④控制线路中应避免控制条件的多重性;⑤频繁操作线路要有电气连锁和机械连锁;⑥设计的线路应能适应所在电网的情况。⑦设计的线路应有保护环节。
(3)控制电路应简单、可靠、造价低。
(4)控制电路应便于操作和维修。