以下关于Cache和主存叙述中,不正确的是( )。

题目
以下关于Cache和主存叙述中,不正确的是( )。

A.Cache大小一般小于主存
B.Cache的存取速度不小于主存
C.Cache的一个重要指标是命中率
D.Cache和主存之间不存在地址映射
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。

A.Cache扩充了主存储器的容量

B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

C.Cache的有效性是利用了对主存储器访问的局部特征

D.Cache中通常保存着主存储器中部分内容的一份副本


参考答案:A

Cache,即高速缓冲存储器。Cache的出现是基于两个原因。首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。Cache位于CPU和主存之间,其内容是主存内容的副本。

第2题:

以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。

A.在体系结构上,Cache存储器位于主存与CPU之间

B.Cache存储器存储的内容是主存部分内容的拷贝

C.使用Cache存储器并不能扩大主存的容量

D.Cache的命中率只与其容量相关


正确答案:D
解析:本题考查高速缓存基础知识。高速缓存Cache有如下特点:它位于CPU和主存之间,由硬件实现;容量小,一般在几KB到几MB之间;速度一般比主存快5到10倍,由快速半导体存储器制成;其内容是主存内容的副本,对程序员来说是透明的;Cache既可存放程序又可存放数据。Cache存储器用来存放主存的部分拷贝(副本)。控制部分的功能是:判断CPU要访问的信息是否在Cache存储器中,若在即为命中,若不在则没有命中。命中时直接对 Cache存储器寻址。未命中时,若是读取操作,则从主存中读取数据,并按照确定的替换原则把该数据写入Cache存储器中:若是写入操作,则将数据写入主存即可。Cache的命中率主要与如下几个因素有关:程序在执行过程中的地址流分布情况;当发生Cache块失效时,所采用的替换算法;Cache的容量;在组相联映像方式中,块的大小和分组的数目;所采用的Cache预取算法等。Cache的命中率随其容量增加而提高,它们之间的关系曲线如下图所示。在Cache容量比较小的时候,命中率提高的非常快,随着Cache容量的增加,命中率提高的速度逐渐降低。当Cache容量增加到无穷大时,命中率可望达到100%,但这实际上是做不到的。

第3题:

● 以下关于Cache的叙述中,正确的是 (4) 。

A. 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素

B. Cache的设计思想是在合理成本下提高命中率

C. Cache的设计目标是容量尽可能与主存容量相等

D. CPU 中的Cache容量应大于CPU 之外的Cache容量


正确答案:B
解析:本题考查高速缓存基础知识。
  Cache是一个高速小容量的临时存储器,可以用高速的静态存储器(SRAM) 芯片实现,可以集成到CPU芯片内部,或者设置在CPU与内存之间,用于存储CPU最经常访问的指令或者操作数据。Cache的出现是基于两种因素:首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。很显然,要尽可能发挥CPU的高速度,就必须用硬件实现其全部功能。

 

第4题:

●以下对Cache和主存叙述中,不正确的是(30)。

(30)

A.Cache大小一般小于主存

B.Cache的存取速度小于主存

C.Cache的一个重要指标是命中率

D.Cache和主存之间地址映射方式包括全相连、直接相连和组相连


正确答案:B

第5题:

从存储器的存取速度上看,由快到慢排列的存储器依次是()。

A、Cache、主存、硬盘和光盘

B、主存、Cache、硬盘和光盘

C、Cache、主存、光盘和硬盘D主存、Cache、光盘和硬盘


参考答案:A

第6题:

● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。

(7)

A. Cache扩充了主存储器的容量

B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响

C. Cache的有效性是利用了对主存储器访问的局部性特征

D. Cache中通常保存着主存储器中部分内容的一份副本


正确答案:A

第7题:

● 以下关于Cache的叙述中,正确的是 (10) 。

(10)

A. 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素

B. Cache的设计思想是在合理的成本下提高命中率

C. Cache的设计目标是容量尽可能与主存容量相等

D. CPU中的Cache容量应大于CPU之外的Cache容量


正确答案:B

第8题:

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。

(4)

A. Cache扩充了主存储器的容量

B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响

C. Cache的有效性是利用了对主存储器访问的局部性特征

D. Cache中通常保存着主存储器中部分内容的一份副本


正确答案:A
解析:本题考查计算机系统基础知识。
Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种因素:首先,是由于CPU的速度和性能提高很快而主存速度较低且价格高,第二就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

 

第9题:

下面关于Cache的叙述,“(6)”是错误的。

A.在体系结构上,Cache存储器位于主存与CPU之间

B.Cache存储器存储的内容是动态更新的

C.使用Cache存储器并不能扩大主存的容量

D.Cache的命中率只与其容量相关


正确答案:D
解析:本题考查高速缓存基础知识。高速缓存Cache有如下特点:它位于CPU和主存之间,由硬件实现;容量小,一般在几KB到几MB之间;速度一般比主存快5到10倍,由快速半导体存储器制成;其内容是主存内容的副本,对程序员来说是透明的;Cache既可存放程序又可存放数据。Cache存储器用来动态存放主存的部分拷贝(副本)。控制部分的功能是:判断CPU要访问的信息是否在Cache存储器中,若在即为命中,若不在则没有命中。命中时直接对Cache存储器寻址。未命中时,若是读取操作,则从主存中读取数据,并按照确定的替换原则把该数据写入Cache存储器中:若是写入操作,则将数据写入主存即可。Cache的命中率主要与如下几个因素有关:程序在执行过程中的地址流分布情况;当发生Cache块失效时,所采用的替换算法;Cache的容量;在组相联映像方式中,块的大小和分组的数目;所采用的Cache预取算法等等。Cache的命中率随其容量增加而提高,它们之间的关系曲线如下图所示。在Cache容量比较小的时候,命中率提高的非常快,随着Cache容量的增加,命中率提高的速度逐渐降低。当Cache容量增加到无穷大时,命中率可望达到100%,但这是实际上是做不到的。

第10题:

下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。

A.cache中存放的只是主存储器中部分内容的映像

B.cache的工作方式可以根据需要由软件进行设置

C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个

D.cache通常是由DRAM制作的


正确答案:A
解析:cache中存放的只是主存储器中部分内容的映像,其他三种说法均不正确。

更多相关问题