CPU内通用寄存器的位数取决于()。
第1题:
A、ALU、BIU及通用寄存器
B、EU与BIU
C、EU、通用寄存器、指令队列
第2题:
8088/8086CPU中,通用寄存器中的SP和BP通常作为【 】寄存器。
第3题:
●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。
(56) A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
第4题:
第5题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。
Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的一部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(L2 Cache)。
第6题:
此题为判断题(对,错)。
第7题:
下面是有关8088/8086系统中通用寄存器的叙述,其中正确的是______。
A.8088/8086CPU中,通用寄存器中的SP和BP为段寄存器
B.8088/8086CPU中,通用寄存器中的SP和BP为指针寄存器
C.8088/8086CPU中,通用寄存器中的SP和BP为调试寄存器
D.8088/8086CPU中,通用寄存器中的SP和BP为控制寄存器
第8题:
A、解决CPU和主存之间的速度匹配问题
B、扩大主存容量
C、扩大CPU通用寄存器的数目
D、既扩大主存容量又扩大CPU中通用寄存器的数量
第9题:
第10题: