下面关于Cache的叙述,错误的是()
第1题:
下面是微处理器中有关Cache的叙述,其中错误的是
A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据Cache
B.Pentium Ⅱ的L2 Cache不在微处理器芯片内部
C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内
D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
第2题:
下面关于CPU与 Cache 之间关系的叙述中,正确的是
A.Cache中存放的是主存储器中一部分信息的映像
B.用户可以直接访问Cache
C.片内Cache要比二级Cache的容量大得多
D.二级Cache要比片内Cache的速度快得多
第3题:
●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。
(43) A.Cache存放的只是主存储器中某一部分内容的映象
B.Cache能由用户直接访问
C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快
D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快
第4题:
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第5题:
对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是
A.L1 Cache与CPU制作在同一个芯片上
B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率
C.CPU访问Cache时,若“命中”,则不需插入等待状态
D.Cache是CPU和DRAM主存之间的高速缓冲存储器
第6题:
下面是关于Pentium微处理器体系结构的叙述,其中错误的是
A.采用超标量结构
B.L1 Cache分成指令Cache和数据Cache
C.浮点寄存器的位数是32位
D.工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种
第7题:
下面是关于PC机中FCache的叙述,其中错误的是
A.Cache技术利用SRAM的高速特性和DRAM的低成本特性,达到既降低成本又提高系统性能的目的
B.CPU访问Cache命中时,能在零等待状态下完成数据的读写,不必插入等待周期
C.CPU访问Cache未命中时,信息需从DRAM传送到CPU,这时需要插入等待周期
D.尽管L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第8题:
● 关于Cache存储器,下面的叙述中正确的是 (15) 。
(15)
A. Cache存储器是内存中的一个特定区域
B. Cache存储器的存取速度介于内存和磁盘之间
C. Cache存储器中存放的内容是内存的备份
D. Cache存储器存放正在处理的部分指令和数据
第9题:
下面是关于微型计算机存储系统是的层次结构描述正确的是()
A.CPU.内存.cach
B.外存B、CPU、cache、内存、外存
C.内存、cache、CPU、外存
D.内存、cache、外存、CPU
第10题:
下面关于Cache的叙述,“(6)”是错误的。
A.在体系结构上,Cache存储器位于主存与CPU之间
B.Cache存储器存储的内容是动态更新的
C.使用Cache存储器并不能扩大主存的容量
D.Cache的命中率只与其容量相关