下面关于Cache的叙述,错误的是()

题目

下面关于Cache的叙述,错误的是()

  • A、高速缓冲存储器简称Cache
  • B、Cache处于主存与CPU之间
  • C、程序访问的局部性为Cache的引入提供了理论依据
  • D、Cache的速度远比CPU的速度慢
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

下面是微处理器中有关Cache的叙述,其中错误的是

A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据Cache

B.Pentium Ⅱ的L2 Cache不在微处理器芯片内部

C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内

D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache


正确答案:D
解析:该题考查考生对微处理器Cache的理解。Pentium微处理器中将原来的数据和指令混合使用的8KB Cache分成两个独立的双路相联的8KB指令Cache和8KB数据Cache,从而减少了等待和传输数据的次数和时间,提高了芯片的整体性能,所以选项A是正确的;为了进一步提高微处理器的性能,除了原有的片内L1 Cache以外,还增加了L2 Cache,其中Pentium Ⅱ的L2 Cache不在微处理器芯片内部,而是在片外电路中,并有全速总线与CPU紧密连接,所以选项B是正确的; Pentium 4檄处理器的L1 Cache和L2 Cache均集成在处理器芯片内,而且所使用的Cache速度比 Pentium 3的Cache快1.8倍,所以选项C是正确的;赛扬(Celeron)微处理器不是没有Cache,而只是没有512KB的L2 Cache,故D错,所以应该选择D。

第2题:

下面关于CPU与 Cache 之间关系的叙述中,正确的是

A.Cache中存放的是主存储器中一部分信息的映像

B.用户可以直接访问Cache

C.片内Cache要比二级Cache的容量大得多

D.二级Cache要比片内Cache的速度快得多


正确答案:A

第3题:

●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。

(43) A.Cache存放的只是主存储器中某一部分内容的映象

B.Cache能由用户直接访问

C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快

D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快


正确答案:A
【解析】Cache负责解决主存与CPU之间速度的协调问题。Cache中存放着主存的一部分副本(主存中的部分内容),不能由用户直接访问。Cache可以有多级,离CPU越近的,速度越快。

第4题:

高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。

A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的

B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态

C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态

D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率


正确答案:D

第5题:

对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是

A.L1 Cache与CPU制作在同一个芯片上

B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率

C.CPU访问Cache时,若“命中”,则不需插入等待状态

D.Cache是CPU和DRAM主存之间的高速缓冲存储器


正确答案:B
解析:L2 Cache与处理器的距离越来越近,从位于主板上,过渡到与CPU封装在一起,直至和CPU做在同一个基片上。当L2 Cache和处理器做在同一个基片上时,L2 Cache的工作频率就与处理器的工作频率相等了。选项B说法错误,为本题正确答案。

第6题:

下面是关于Pentium微处理器体系结构的叙述,其中错误的是

A.采用超标量结构

B.L1 Cache分成指令Cache和数据Cache

C.浮点寄存器的位数是32位

D.工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种


正确答案:C
解析:本题考查Pentium微处理器体系结构的概念。把微处理器内含有多个指令执行部件、多条指令执行流水线称为超标量体系结构,Pentium微处理器内含两条流水线的整数处理部件,一个时钟周期内允许两条指令并行操作,因此属于超标量结构,选项A说法正确。Pentium微处理器片内Cache包括两个独立的双路相联8KB指令 Cache和8KB的数据Cache,并可以扩展到12KB。指令Cache只保存指令,数据Cache只保存数据。指令和数据的高速缓存分开设置,减少了二者之间的冲突,并且提高了程序运行的速度,选项B说法正确。Pentium微处理器的浮点寄存器的位数并不是32位,它可以支持传统的单精度32位,同时可以支持双精度64位和80位的浮点运算,选项C说法错误。Pentium微处理器具备4种工作模式:实地址模式、保护虚拟地址模式、虚拟8086模式和系统管理模式,选项D说法正确。正确答案为选项C。

第7题:

下面是关于PC机中FCache的叙述,其中错误的是

A.Cache技术利用SRAM的高速特性和DRAM的低成本特性,达到既降低成本又提高系统性能的目的

B.CPU访问Cache命中时,能在零等待状态下完成数据的读写,不必插入等待周期

C.CPU访问Cache未命中时,信息需从DRAM传送到CPU,这时需要插入等待周期

D.尽管L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率


正确答案:D
解析:当L2 Cache和处理器的距离越来越近时,从位于主板上,过渡到与CPU封装在一起,直到和CPU做在同一个基片上。当L2 Cache和处理器做在同一个基片上时,L2 Cache的工作频率就与处理器的工作频率相等了,所以选项D是错误的,其他三个选项都是对Cache特点的描述。

第8题:

● 关于Cache存储器,下面的叙述中正确的是 (15) 。

(15)

A. Cache存储器是内存中的一个特定区域

B. Cache存储器的存取速度介于内存和磁盘之间

C. Cache存储器中存放的内容是内存的备份

D. Cache存储器存放正在处理的部分指令和数据


正确答案:D

第9题:

下面是关于微型计算机存储系统是的层次结构描述正确的是()

A.CPU.内存.cach

B.外存B、CPU、cache、内存、外存

C.内存、cache、CPU、外存

D.内存、cache、外存、CPU


正确答案:B

第10题:

下面关于Cache的叙述,“(6)”是错误的。

A.在体系结构上,Cache存储器位于主存与CPU之间

B.Cache存储器存储的内容是动态更新的

C.使用Cache存储器并不能扩大主存的容量

D.Cache的命中率只与其容量相关


正确答案:D
解析:本题考查高速缓存基础知识。高速缓存Cache有如下特点:它位于CPU和主存之间,由硬件实现;容量小,一般在几KB到几MB之间;速度一般比主存快5到10倍,由快速半导体存储器制成;其内容是主存内容的副本,对程序员来说是透明的;Cache既可存放程序又可存放数据。Cache存储器用来动态存放主存的部分拷贝(副本)。控制部分的功能是:判断CPU要访问的信息是否在Cache存储器中,若在即为命中,若不在则没有命中。命中时直接对Cache存储器寻址。未命中时,若是读取操作,则从主存中读取数据,并按照确定的替换原则把该数据写入Cache存储器中:若是写入操作,则将数据写入主存即可。Cache的命中率主要与如下几个因素有关:程序在执行过程中的地址流分布情况;当发生Cache块失效时,所采用的替换算法;Cache的容量;在组相联映像方式中,块的大小和分组的数目;所采用的Cache预取算法等等。Cache的命中率随其容量增加而提高,它们之间的关系曲线如下图所示。在Cache容量比较小的时候,命中率提高的非常快,随着Cache容量的增加,命中率提高的速度逐渐降低。当Cache容量增加到无穷大时,命中率可望达到100%,但这是实际上是做不到的。

更多相关问题