通常8088 CPU在()时刻采样READY信号,若无效在T3和T4之间插入Tw。A、T3下降沿B、T2上升沿C、T3上升沿D、T4下降沿

题目

通常8088 CPU在()时刻采样READY信号,若无效在T3和T4之间插入Tw。

  • A、T3下降沿
  • B、T2上升沿
  • C、T3上升沿
  • D、T4下降沿
参考答案和解析
正确答案:A
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

在T2、T3、Tw、T4状态时,S6为【 】,表示8086/8088当前连在总线上。


正确答案:低电平
低电平 解析:在T2~T4期间,S6为0,即低电平时,表示8086/8088当前连在总线上。

第2题:

在总线周期的T1、T2、T3、T4状态,CPU分别执行什么动作?什么情况下需要插入等待状态TW?TW在哪儿插入?怎样插入?


正确答案: C.PU在T1、T2、T3、T4这四个状态完成一个总线周期。
在T1状态,把地址信息从地址线A19~A16,A15~A8和AD7~AD0上输出,且立即发出地址锁存信号ALE,把在A19~A16上出现的高4位地址和在AD15~AD0(8088则是AD7~AD0)上出现的地址,在外部地址锁存器上锁存。
在T2状态,CPU发送读写等控制命令。
在T3、T4状态,CPU发送或接收数据,并在T4状态结束此总线周期。
当外部存储器或I/O端口的时序不能与CPU的时序相配合时,就需要插入TW周期。因此,在CPU中设计了一条准备就绪READY输入线,即存储器或I/O端口输给CPU的状态线。CPU在T3采样READY线,若为高电平,则在T3状态后进入T4状态。若存储器或I/O端口来不及在T4状态的前沿把数据准备好,则当CPU在T3状态采样时应使READY线为低电平,并在T3状态后插入一个等待状态TW

第3题:

当控制线READY=0时,应在()之间插入等待周期Tw。

A.T1和T2之间

B.T2和T3之间

C.T3和T4之间

D.任何时候


正确答案:C

第4题:

8086 CPU在()时刻采样READY信号决定是否插入等待周期。

  • A、T3下降沿
  • B、T3上升沿
  • C、T2下降沿
  • D、T2上升沿

正确答案:C

第5题:

下面是D触发器的说法正确的是()。

  • A、在CP信号的上升沿,若D为0时无法确定
  • B、在CP信号的上升沿,若D为0时置1
  • C、在CP信号的上升沿,若D为0时置0
  • D、在CP信号的上升沿,若D为1时置1
  • E、在CP信号的上升沿,若D为1时置0

正确答案:C,D

第6题:

8253—5工作于方式1时,当门控信号上升沿到来后的()时刻,门控信号OUT变成低电平。

  • A、CLK上升沿
  • B、CLK下降沿
  • C、下一个CLK上升沿
  • D、下一个CLK下升沿

正确答案:D

第7题:

原发性甲状腺功能低下时()

  • A、T4上升,T3上升,TSH上升
  • B、T4上升,T3上升,TSH下降
  • C、T4下降,T3下降,TSH下降
  • D、T4下降,T3下降,TSH无改变
  • E、T4下降,T3下降,TSH上升

正确答案:E

第8题:

Graves病血中下列值通常是

A.TSH下降、T3增高、T4增高

B.TSH增高、T3增高、T4增高

C.TSH增高、T3下降、T4下降

D.TSH下降、T3下降、T4增高

E.TSH增高、T3增高、T4下降


正确答案:A

第9题:

对数据总线进行采样发生在()状态。

  • A、T3
  • B、T4和前一个状态下降沿
  • C、T3状态和T4状态上升沿
  • D、T2状态

正确答案:B

第10题:

8253定时器/数器中,在门控制信号上升沿到来后的()时刻,输出信号OUT变成低电平。

  • A、CLK上升沿
  • B、CLK下降沿
  • C、下一个CLK上升沿
  • D、下一个CLK下降沿

正确答案:D